【电子】Chiplet:ABF载板将成关键,日系材料替代空间巨大——半导体行业跟踪报告之八(刘凯)
点击上方“光大证券研究”可以订阅哦
查看完整报告
特别申明:
本订阅号中所涉及的证券研究信息由光大证券研究所编写,仅面向光大证券专业投资者客户,用作新媒体形势下研究信息和研究观点的沟通交流。非光大证券专业投资者客户,请勿订阅、接收或使用本订阅号中的任何信息。本订阅号难以设置访问权限,若给您造成不便,敬请谅解。光大证券研究所不会因关注、收到或阅读本订阅号推送内容而视相关人员为光大证券的客户。
【电子】Chiplet:ABF载板将成关键,日系材料替代空间巨大——半导体行业跟踪报告之八
报告摘要
一、Chiplet延续摩尔定律的新技术,未来市场空间广阔
Chiplet:延续摩尔定律的新技术,在摩尔定律日趋放缓的当下,有望延续摩尔定律的“经济效益”。Chiplet又称芯粒或者小芯片,它是将一类满足特定功能的die(裸片),通过die-to-die内部互联技术实现多个模块芯片与底层基础芯片封装在一起,形成一个系统芯片,以实现一种新形式的IP复用。目前,主流系统级单芯片(SoC)都是将多个负责不同类型计算任务的计算单元,通过光刻的形式制作到同一块晶圆上。比如,目前旗舰级的智能手机的SoC芯片上,基本都集成了CPU、GPU、DSP、ISP、NPU、Modem等众多的不同功能的计算单元,以及诸多的接口IP,其追求的是高度的集成化,利用先进制程对于所有的单元进行全面的提升。而Chiplet则与之相反,它是将原本一块复杂的SoC芯片,从设计时就先按照不同的计算单元或功能单元对其进行分解,然后每个单元选择最适合的半导体制程工艺进行分别制造,再通过先进封装技术将各个单元彼此互联,最终集成封装为一个系统级芯片组。随着芯片制程的演进,由于设计实现难度更高,流程更加复杂,芯片全流程设计成本大幅增加,“摩尔定律”日趋放缓。在此背景下,Chiplet被业界寄予厚望,或将从另一个维度来延续摩尔定律的“经济效益”。
二、ABF载板是Chiplet的重要承载
先进封装:将Chiplet真正结合在一起的关键。UCIe联盟为Chiplet指定了多种先进封装技术,包括英特尔EMIB、台积电CoWoS、日月光FoCoS-B等。Chiplet虽然避免了超大尺寸die,但同时也意味着超大尺寸封装,又高度融合晶圆后道工艺,更在封装方面带来了极限技术挑战,如封装加工精度和难度进一步加大,工艺窗口进一步变窄,通用设备比例降低,设备升级需求大等。除此之外,散热和功率分配也是需要考虑的巨大问题。目前头部的IDM厂商、晶圆代工厂以及封测企业都在积极推动不同类型的先进封装技术,以抢占这块市场。
后摩尔时代,Chiplet给中国集成电路产业带来了巨大发展机遇。首先,芯片设计环节能够降低大规模芯片设计的门槛;其次半导体IP企业可以更大地发挥自身的价值,从半导体IP授权商升级为Chiplet供应商,在将IP价值扩大的同时,还有效降低了芯片客户的设计成本,尤其可以帮助系统厂商、互联网厂商这类缺乏芯片设计经验和资源的企业,发展自己的芯片产品;最后,中国大陆的芯片制造与封装厂可以扩大自己的业务范围,提升产线的利用率,尤其是在高端先进工艺技术发展受阻的时候,还可以通过为高端芯片提供基于其他工艺节点的Chiplet来参与前沿技术的发展。
风险分析:Chiplet及配套技术发展不及预期,UCIe标准推进不及预期,下游市场需求不及预期。
发布日期:2023-02-24
免责声明
本篇文章来源于微信公众号: 光大证券研究